跳至內容

Rock微處理器

本頁使用了標題或全文手工轉換
維基百科,自由的百科全書
UltraSPARC Rock processor
設計團隊Sun Microsystems
指令集架構SPARC V9
核心數量16

Rock微處理器昇陽電腦曾經計劃開發的多線程多核心微處理器。這個計劃中止於2010年。

微處理器構成

Rock微處理器實現了SPARC v9指令集和用於SIMDVIS指令集3.0版。[1]

每個Rock微處理器有4個微處理器組,每組中有四個微處理器核心,每個微處理器可以同時執行兩個執行緒,這樣一個Rock微處理器可以有32個執行緒。採用全快取性記憶體來提供高密度,高速且可靠的記憶體系統。計劃中Rock微處理器採用65 nm製程上達到2.3 GHz的工作頻率[2]最大功耗大約250 W.[3]

特殊功能

昇陽電腦在2005說明,Rock講上具有一種Hardware Scout(硬體偵察)功能,是以多執行緒式的硬體線路設計讓Rock具有預先提取(prefetching)的能力。[4]

計劃取消

2010年一月27日甲骨文公司宣佈他們完成對對昇陽電腦的收購。同年四月5號,Dave Dice, Yossi Lev, Virendra Marathe, Mark Moir, Marek OlszewskiDan Nussbaum在第22屆的ACM的並行演算法與並行構架研討會上發表了題目為「嘗試採用硬體事務性記憶體來簡化並行執行演算法」(SPAA 2010)的論文[5][6]。在四月5號, Dave DiceNir Shavit在並行演算法與並行構架研討會發表了題為「TLRW: 讀寫鎖的歸來」的論文[5][7]

路透社在2010年的五月十二號報道了關於甲骨文公司的CEO勞倫斯·艾利森在收購昇陽電腦後,停止這個微處理器項目的理由。報道中參照他的話說:「這個微處理器有兩個明顯的缺點,他實在太慢了而且非常耗電。他燙到不得不放一個十二英寸的風扇上去。還繼續這個項目是瘋了。」 [8]

  1. ^ Liang He; Harlan McGhan. MT mediaLib for Chip MultiThreaded (CMT) Processors (PDF). Sun Microsystems, Inc. May 2005 [2007-12-03]. (原始內容 (PDF)存檔於2008-07-06). 
  2. ^ Neal, Brian. Architecting the Future: Dr. Marc Tremblay. Ace's Hardware. March 24, 2003. (原始內容存檔於September 13, 2006). 
  3. ^ Rock: A SPARC CMT Processor (PDF). Sun Microsystems. 2008-08-26 [2021-03-09]. (原始內容 (PDF)存檔於2012-02-19). 
  4. ^ Chaudhry, S.; Yip, S.; Caprioli, P; Tremblay, Marc. High Performance Throughput Computing. IEEE Micro. 2005, 25 (3): 32 [2022-05-16]. doi:10.1109/MM.2005.49. (原始內容存檔於2006-03-10). 
  5. ^ 5.0 5.1 SPAA 2010 Conference Program. 2010 [2021-03-09]. (原始內容存檔於2015-09-23). 
  6. ^ Simplifying Concurrent Algorithms by Exploiting Hardware Transactional Memory. 2010-04-05. 
  7. ^ LRW: Return of the Read-Write Lock. 2010-04-05. 
  8. ^ Special Report: Can that guy in Ironman 2 whip IBM in real life?. Reuters. 2010-05-12 [2021-03-09]. (原始內容存檔於2021-04-19).