在現代電腦記憶體中,感測放大器是構成半導體儲存晶片(集成電路)電路的元件之一;這個術語本身可以追溯到磁芯記憶體。[1]
感測放大器是讀取電路的一部份,用於從記憶體中讀取資料時。其作用是感測來自位元線(bitline)表示儲存在儲存單元中(memory cell)的低功率數據訊號(1 或 0),並將小的電壓擺動放大成可識別的邏輯準位,以致於數據可以被記憶體以外的邏輯裝置適當的判讀。[2]
參考文獻
- ^ PDP-8 Maintenance Manual, Digital Equipment Corporation, F-87, 2/66, 1966; pages 4-1 to 4-13.
- ^ A Low-Power SRAM Using Bit-Line Charge-Recycling for Read and Write Operations [1] (頁面存檔備份,存於互聯網檔案館), IEEE Journal of Solid-State Circuits, 2010 IEEE